نمونه سازی اف پی جی ای ( FPGA ) ، گاهی اوقات نیز به عنوان نمونه سازی مبتنی بر مدار مجتمع دیجیتال برنامه پذیر انگلیسی: Field - programmable gate array ( FPGA ) ، نمونه سازی مدارهای مجتمع با کاربرد خاص ( ای اس آی سی ) ( انگلیسی: Application - specific integrated circuit ( ASIC ) ) یا نمونه سازی سیستم روی یک تراشه ( اس اوسی ) انگلیسی: system - on - chip ( SoC ) نامیده می شود، روشی برای طراحی نمونه اس اوسی و ای اس آی سی در اف پی جی ای برای تأیید سخت افزار و توسعه نرم افزار اولیه است.
روش های تأیید طراحی سخت افزار و همچنین نرم افزار اولیه و طراحی مجدد سیستم عامل تبدیل به جریان اصلی شده اند. طراحی نمونه اس اوسی و ای اس آی سی با یک یا چند اف پی جی ای به روش خوبی برای انجام این کار تبدیل شده است.
• طراحی اس اوسی در نمونه اولیه اف پی جی ای یک راه قابل اطمینان برای اطمینان از کارکرد درست آن است. در مقایسه با طراحانی که تنها با تکیه بر شبیه سازی نرم افزاری، می توانند تأیید کنند که طراحی سخت افزار آن ها درست است. حدود یک سوم از تمام طرح های اس اوسی فعلی در طول عبور از اولین سیلیکون بدون خطا هستند، و تقریباً نیمی از همه چرخش های مجدد به دلیل اشتباهات منطقی در حین کار به وجود می آیند. [ ۱] یک بستر نمونه برداری اولیه می تواند قبل از اولین انتقال سیلیکون، سخت افزار، سیستم عامل و نرم افزار کاربردی نرم افزار را تأیید کند. [ ۲]
• کاهش دوره ( انگلیسی: Time - To - Market ( TTM ) ) : در جامعه تکنولوژیکی امروزی، محصولات جدید به سرعت در حال معرفی هستند و عدم دسترسی به یک محصول در یک بازار مشخص می تواند هزینه قابل توجهی را به شرکت تحمیل کند. [ ۳] اگر محصولی خیلی دیر وارد بازار شود، بی فایده خواهد بود و شرکت مسِولیت سرمایه گذاری در محصول را بر عهده دارد. پس از فرایند طراحی، اف پی جی ای ها برای تولید آماده می شوند، در حالی که تولید ای اس آی سی های استاندارد بیشتر از شش ماه طول می کشد. [ ۳]
• هزینه توسعه:هزینه تولید ۹۰ نانومتر نوار ضبط ای اس آی سی / اس اوسی در حدود ۲۰ میلیون دلار است و مجموعه ماسک به تنهایی بیش از ۱ میلیون دلار هزینه دارد. [ ۱] انتظار می رود که هزینه های توسعه ۴۵ نانومتر به ۴۰ میلیون دلار برسد. با افزایش هزینه مجموعه های ماسک و کاهش مداوم اندازه IC، به حداقل رساندن تعداد اسپین های مجدد برای فرایند توسعه حیاتی است.
این نوشته برگرفته از سایت ویکی پدیا می باشد، اگر نادرست یا توهین آمیز است، لطفا گزارش دهید: گزارش تخلفروش های تأیید طراحی سخت افزار و همچنین نرم افزار اولیه و طراحی مجدد سیستم عامل تبدیل به جریان اصلی شده اند. طراحی نمونه اس اوسی و ای اس آی سی با یک یا چند اف پی جی ای به روش خوبی برای انجام این کار تبدیل شده است.
• طراحی اس اوسی در نمونه اولیه اف پی جی ای یک راه قابل اطمینان برای اطمینان از کارکرد درست آن است. در مقایسه با طراحانی که تنها با تکیه بر شبیه سازی نرم افزاری، می توانند تأیید کنند که طراحی سخت افزار آن ها درست است. حدود یک سوم از تمام طرح های اس اوسی فعلی در طول عبور از اولین سیلیکون بدون خطا هستند، و تقریباً نیمی از همه چرخش های مجدد به دلیل اشتباهات منطقی در حین کار به وجود می آیند. [ ۱] یک بستر نمونه برداری اولیه می تواند قبل از اولین انتقال سیلیکون، سخت افزار، سیستم عامل و نرم افزار کاربردی نرم افزار را تأیید کند. [ ۲]
• کاهش دوره ( انگلیسی: Time - To - Market ( TTM ) ) : در جامعه تکنولوژیکی امروزی، محصولات جدید به سرعت در حال معرفی هستند و عدم دسترسی به یک محصول در یک بازار مشخص می تواند هزینه قابل توجهی را به شرکت تحمیل کند. [ ۳] اگر محصولی خیلی دیر وارد بازار شود، بی فایده خواهد بود و شرکت مسِولیت سرمایه گذاری در محصول را بر عهده دارد. پس از فرایند طراحی، اف پی جی ای ها برای تولید آماده می شوند، در حالی که تولید ای اس آی سی های استاندارد بیشتر از شش ماه طول می کشد. [ ۳]
• هزینه توسعه:هزینه تولید ۹۰ نانومتر نوار ضبط ای اس آی سی / اس اوسی در حدود ۲۰ میلیون دلار است و مجموعه ماسک به تنهایی بیش از ۱ میلیون دلار هزینه دارد. [ ۱] انتظار می رود که هزینه های توسعه ۴۵ نانومتر به ۴۰ میلیون دلار برسد. با افزایش هزینه مجموعه های ماسک و کاهش مداوم اندازه IC، به حداقل رساندن تعداد اسپین های مجدد برای فرایند توسعه حیاتی است.
wiki: نمونه سازی اف پی جی ای